咨询热线:18384123230
本发明涉及时钟信号同步技术领域,特别是涉及一种不同频率时钟信号的同步方法。
在时间统一技术领域经常会遇到任意周期N秒脉冲和本地1秒周期脉冲同步的问题,每同步一次需要N秒。如果任意周期N秒脉冲的周期N比较长,例如周期为几十秒、几分钟,那么每同步一次需要几十秒,甚至几分钟。对于很多应用场景,信号同步的频次太低(即,每次同步花费的时间太长)无法接受。
本发明的目的在于克服现有技术的一项或多项不足,提供一种不同频率时钟信号的同步方法。
本发明的目的是通过以下技术方案来实现的:一种不同频率时钟信号的同步方法,包括:第一模块产生周期为n秒的nPPS脉冲信号;将所述nPPS脉冲信号进行倍频得到周期为m秒的第一mPPS脉冲信号;利用第一mPPS脉冲信号的上升沿触发第二模块的计数器寄存清零;第二模块以计数分频的方式产生周期为m秒的第二mPPS脉冲信号;其中,m和n均大于0 ,n>m。
优选的,所述nPPS脉冲信号为窄脉冲信号。
优选的,将所述nPPS脉冲信号进行倍频得到周期为m秒的第一mPPS脉冲信号,包括:第二模块获取nPPS脉冲信号的周期;第二模块将所述nPPS脉冲信号进行n/m倍频得到周期为m的第一mPPS脉冲信号。
优选的,第二模块获取nPPS脉冲信号的周期,包括:通过串口将nPPS脉冲信号的周期写入第二模块内部的寄存器;第二模块读取其寄存器得到nPPS脉冲信号的周期。
优选的,第二模块将所述nPPS脉冲信号进行n/m倍频的方式为:第二模块将所述nPPS脉冲信号进行n/m倍的锁相环倍频。
优选的,所述第二模块为可编程逻辑,所述可编程逻辑调用其IP核实现所述nPPS脉冲信号的锁相环倍频。
优选的,利用第一mPPS脉冲信号的上升沿触发第二模块的计数器寄存清零,包括:为第二模块的计数器添加第一代码描述,所述第一代码描述为第一mPPS脉冲信号的上升沿触发计数器寄存清零。
优选的,所述第一模块为嵌入式软件系统。
优选的,所述第二模块为可编程逻辑。
本发明的有益效果是:本发明实现了慢时钟信号与快时钟信号的快速同步,缩短了同步一次需要花费的时间,目前已用于实际项目生产,取得了较好的经济效益。
扫一扫在手机上阅读本文章